# Calcolatori Elettronici (12AGA)

Esame del 2.7.2021 Correzione

Si descriva il meccanismo di gestione di un dispositivo periferico attraverso il meccanismo dell'interrupt vettorizzato.

Considerando un'operazione di lettura, si elenchino i vari passaggi dal momento in cui il dispositivo periferico abbia un dato pronto in lettura, evidenziando tutte le operazioni svolte dalla CPU.

Il meccanismo dell'interrupt vettorizzato permette ad un dispositivo periferico di richiedere il servizio della CPU (nella forma di una Interrupt Service Routine o ISR). Il meccanismo prevede la presenza di un Interrupt Controller (IC) che interagisce con la CPU gestendo eventuali richieste di interrupt multiple e fornendo alla CPU il codice della periferica a priorità più altre. L'attivazione della ISR corrispondente avviene attraverso l'accesso alla Interrupt Vector Table (IVT).

La sequenza di operazioni eseguite è la seguente

- Il dispositivo di input invia una richiesta di interrupt all'IC
- L'IC invia la richiesta alla CPU
- La CPU, al termine dell'istruzione corrente, salva (di solito nello stack) il PC e il registro di stato, poi invia un segnale di Interrupt Acknowledge all'IC
- L'IC invia alla CPU il codice della periferica di input
- La CPU accede alla IVT usando come indice tale codice ed estraendone l'indirizzo della corrispondente ISR
- La ISR viene eseguita, ed esegue l'acquisizione del dato letto.

- Progettare un circuito minimo a due livelli che implementi un'unità aritmetica su 1 bit, avente due ingressi di dato (I1 e I2) e un ingresso di operazione (Op), ciascuno su un bit.
- Se Op=0 gli ingressi vanno sommati, altrimenti il secondo va sottratto al primo.
  Il circuito deve fornire il risultato (R), il carry (C) e il borrow (B).
- Compilare la tavola di verità e le mappe di Karnaugh e fornire le funzioni delle uscite implementate dal circuito minimo.

## Passo 1: tavola di verità

| Op I1 I2 | RCB |
|----------|-----|
| 000      | 000 |
| 001      | 100 |
| 010      | 100 |
| 011      | 010 |
| 100      | 000 |
| 101      | 001 |
| 110      | 100 |
| 111      | 000 |

# Passo 2: mappa di Karnaugh per R



# Passo 2: mappa di Karnaugh per R



# Passo 2: mappa di Karnaugh per R



## Passo 2: mappa di Karnaugh per C



## Passo 2: mappa di Karnaugh per C



## Passo 2: mappa di Karnaugh per C



# Passo 2: mappa di Karnaugh per B



# Passo 2: mappa di Karnaugh per B



# Passo 2: mappa di Karnaugh per B



Con riferimento ad un'architettura a pipeline ideale

- se ne descriva l'architettura e il funzionamento
- si elenchino le principali cause che ne limitano il comportamento ideale.

Un'architettura a pipeline ideale è composta da vari stadi, ognuno dedicato all'esecuzione di una fase tra quelle in cui può essere scomposta l'esecuzione di ciascuna istruzione. I vari stadi sono tra loro separati da registri, tutti sincronizzati dallo stesso segnale di clock.

Ad ogni periodo di clock ciascuno stadio lavora su una diversa istruzione, con il risultato che nel caso ideale ad ogni periodo di clock si termina l'esecuzione di un'istruzione (CPI=1).

Le prestazione di un'architettura a pipeline reale sono limitate dal fenomeno dello stallo, le cui possibili cause sono

- Uno stadio non completa il proprio compito su un'istruzione in un singolo periodo di clock (ad esempio per un miss in cache)
- La dipendenza di dato tra due istruzioni
- Un'istruzione di salto, che fa sì che l'istruzione di cui si è fatto il fetch non sia quella corretta.

Si consideri un banco di memoria da 4 Mparole di 32 bit ciascuna, composto da moduli da 512Kparole da 8 bit ciascuno.

Si risponda alle seguenti domande:

- 1. quanti moduli sono necessari per realizzare l'intero banco di memoria?
- 2. chi pilota i segnali di indirizzo di ciascun modulo?
- 3. chi pilota il segnale di chip enable di ciascun modulo?
- 4. chi pilota i segnali di dato di ciascun modulo?



- Risposta al punto 1:
  - 32 moduli
- Risposta al punto 2:
  - i bit  $A_{18} \div A_0$
- Risposta al punto 3:
  - Le uscite del decoder da 3 a 8
- Risposta al punto 4:
  - Per i moduli sulla colonna di sinistra (che contengono il byte più significativo di ciascuna parola, i segnali  $D_{31} \div D_{24}$ , per quelli della seconda colonna da sinistra i segnali  $D_{23} \div D_{16}$ , per quelli della colonna successiva  $D_{15} \div D_{8}$ , per quelli della colonna di destra i segnali  $D_{7} \div D_{0}$ .